Fechar

1. Identificação
Tipo de ReferênciaArtigo em Evento (Conference Proceedings)
Sitemtc-m16d.sid.inpe.br
Código do Detentorisadg {BR SPINPE} ibi 8JMKD3MGPCW/3DT298S
Identificador8JMKD3MGP7W/3AGAJ5E
Repositóriosid.inpe.br/mtc-m19/2011/09.26.16.59
Última Atualização2020:08.13.18.20.32 (UTC) simone
Repositório de Metadadossid.inpe.br/mtc-m19/2011/09.26.16.59.01
Última Atualização dos Metadados2022:07.08.21.16.42 (UTC) administrator
Chave SecundáriaINPE--PRE/
Chave de CitaçãoChavesJrCarv:2011:PrFiDi
TítuloProjeto de filtros digitais com implementação em linguagem de descrição de hardware (hdl)
FormatoCD-ROM; On-line; Papel.
Ano2011
Data de Acesso18 maio 2024
Tipo SecundárioPRE CN
Número de Arquivos1
Tamanho264 KiB
2. Contextualização
Autor1 Chaves Junior, Emanoel Raimundo Queiroz
2 Carvalho, Manoel Jozeane Mafra de
Identificador de Curriculo1
2 8JMKD3MGP5W/3C9JHNP
Grupo1 CRN-CCR-INPE-MCT-BR
2 CRN-CCR-INPE-MCT-BR
Afiliação1 UFRN, Bolsista PIBIC/CNPq, Instituto Nacional de Pesquisas Espaciais (INPE)
2 Instituto Nacional de Pesquisas Espaciais (INPE)
Endereço de e-Mail do Autor1 emchavesjr@crn2.inpe.br
2 manoel@crn.inpe.br
EditorChalhoub, Ezzat Selim
Becceneri, José Carlos
Pereira, Cláudio Solano
Sousa, Fabiano Luis de
Castro, Joaquim José Barroso de
Souza, Jonas Rodrigues de
Forti, Maria Cristina
Endereço de e-Mailtereza@sid.inpe.br
Nome do EventoSeminário de Iniciação Científica do INPE (SICINPE).
Localização do EventoSão José dos Campos
Data25-26 jul. de 2011
Editora (Publisher)INPE
Cidade da EditoraSão José dos Campos
Páginas15
Título do LivroAnais
OrganizaçãoINPE
Histórico (UTC)2011-09-26 17:16:05 :: tereza@sid.inpe.br -> administrator :: 2011
2020-04-28 19:11:35 :: administrator -> simone :: 2011
2020-08-13 18:20:33 :: simone -> administrator :: 2011
2022-07-08 21:16:42 :: administrator -> simone :: 2011
3. Conteúdo e estrutura
É a matriz ou uma cópia?é a matriz
Estágio do Conteúdoconcluido
Transferível1
Palavras-ChaveFiltros digitais
Transponders
Satélites
ResumoEste trabalho, iniciado em agosto de 2009, tem como objetivo em desenvolver os filtros digitais do bloco de processamento digital do transponder do satélite universitário ITASAT que está sendo desenvolvido pelo INPE em parceria com o ITA e a AEB. Os filtros a serem desenvolvidos são do tipo FIR Finite Impulse Response que tem como coeficientes dos termos do denominador da função de transferência, valores que são obtidos pela Transformada Inversa de Fourier da resposta em frequência desejada. Estamos utilizando a linguagem VHDL para descrição do filtro. Essa descrição tem como base a convolução entre os coeficientes do filtro e o sinal de entrada digital empregando registradores para deslocar o sinal discreto no domínio do tempo, multiplicadores para o produto dos coeficientes com os sinais de tempo correspondentes e somadores para realizar a soma dos valores e incorporar o sinal de saída. O próximo passo, após a descrição do filtro com VHDL, é programar a placa FPGA e realizar os testes utilizando os equipamentos em laboratório. O modelo de FPGA a ser utilizado no bloco de processamento digital é o Actel ProAsic 3E por ser mais robusto, porém utilizamos para os testes o FPGA Altera Cyclone II EP2C35F. Este modelo foi considerado o mais adequado para testes por já dispor de conversores Analógic-to-Digital e Digital-to-Analogic enquanto que o primeiro não os dispõe. Precisamos desses conversores para conseguir injetar o sinal no FPGA e avaliar a saída no osciloscópio. Das etapas citadas, já foram realizadas: a descrição do filtro FIR em VHDL e três testes utilizando um gerador de sinais da HP e um osciloscópio da HAMEG, o primeiro teste com resultados insatisfatórios, o segundo com bons resultados, porém com baixa relação sinal-ruído e o terceiro com bons resultados e relação sinal-ruído satisfatória. Neste terceiro teste utilizamos um método computacional para geração de frequências chamado de CORDIC. O próximo passo do projeto será desenvolver a interface para conexão dos conversores ADC e DAC com o FPGA Actel ProAsic 3E e repetir o testes que foram realizados com o FPGA Altera no Actel. Se, no final deste teste, for constatado um bom funcionamento do filtro, então estaremos aptos a programá-lo no FPGA do bloco de processamento digital.
ÁreaETES
Arranjo 1urlib.net > BDMCI > Fonds > Produção anterior à 2021 > CRCRN > Projeto de filtros...
Arranjo 2urlib.net > BDMCI > Fonds > Acervo PIBIC/PIBITI > PIBIC/PIBITI 2011 > Projeto de filtros...
Conteúdo da Pasta docacessar
Conteúdo da Pasta sourcenão têm arquivos
Conteúdo da Pasta agreement
agreement.html 26/09/2011 13:59 1.0 KiB 
4. Condições de acesso e uso
URL dos dadoshttp://urlib.net/ibi/8JMKD3MGP7W/3AGAJ5E
URL dos dados zipadoshttp://urlib.net/zip/8JMKD3MGP7W/3AGAJ5E
Idiomapt
Arquivo AlvoChaves junior_projeto.pdf
Grupo de Usuáriosadministrator
tereza@sid.inpe.br
Grupo de Leitoresadministrator
simone
Visibilidadeshown
Permissão de Atualizaçãonão transferida
5. Fontes relacionadas
Repositório Espelhosid.inpe.br/mtc-m19@80/2009/08.21.17.02.53
Unidades Imediatamente Superiores8JMKD3MGPCW/3EUAPES
8JMKD3MGPDW34P/478H8TQ
Lista de Itens Citandosid.inpe.br/mtc-m16c/2022/07.08.19.47.55 3
sid.inpe.br/bibdigital/2013/10.03.20.46 1
sid.inpe.br/mtc-m21/2012/07.13.14.54.30 1
Acervo Hospedeirosid.inpe.br/mtc-m19@80/2009/08.21.17.02
6. Notas
NotasBolsa PIBIC/INPE/CNPq
Campos Vaziosarchivingpolicy archivist callnumber contenttype copyholder copyright creatorhistory descriptionlevel dissemination doi edition isbn issn label lineage mark nextedition numberofvolumes orcid parameterlist parentrepositories previousedition previouslowerunit progress project readpermission rightsholder schedulinginformation secondarydate secondarymark serieseditor session shorttitle sponsor subject tertiarymark tertiarytype type url versiontype volume
7. Controle da descrição
e-Mail (login)simone
atualizar 


Fechar